ซัมซุงอัพเดตแผนการพัฒนาระบบปฏิบัติการ Tizen ในงาน Samsung Developer Conference 2024
บริษัท DeepComputing จากฮ่องกง ที่เคยวางขาย โน้ตบุ๊ก DC-Roma RISC-V Laptop II พรีโหลด Ubuntu เดินหน้าต่อเนื่อง เปิดตัวแท็บเล็ตพลัง RISC-V ออกสู่ตลาดตามมา
แท็บเล็ตรุ่นนี้ใช้ชื่อคล้ายๆ กันว่า DC-ROMA RISC-V Pad IIหน้าจอ IPS 10.1 นิ้ว 1920×1200 และใช้ชิป SpacemiT K1 ตัวเดียวกับในโน้ตบุ๊ก, มีแรมให้เลือก 3 ขนาดคือ 4GB/8GB/16GB, สตอเรจเป็น eMMC ขนาด 64GB/128GB, แบตเตอรี่ 6000 mAh, กล้องทั้งหน้าและหลัง, ระบบปฏิบัติการเป็น Ubuntu 24.04 และในอนาคตจะรองรับ Android 15 AOSP ด้วย ราคาขายเริ่มต้นที่ 149 ดอลลาร์ (5,022 บาท) สำหรับรุ่น 4GB/64GB และตัวท็อปสุดราคา 299 ดอลลาร์ (16GB/128GB)
หลังจาก Raspberry Pi เปิดตัวชิป RP2350 ไป ฟีเจอร์อย่างหนึ่งของชิปนี้คือมี คอร์ Hazard3 อยู่ด้วย โดยคอร์นี้ออกแบบโดย Luke Wren วิศวกรของ Raspbery Pi เอง
Hazard3 เป็นการลดรูปจาก Hazard5 ที่ Luke ออกแบบไว้ก่อนหน้านี้ การออกแบบเน้นความเรียบง่ายเพราะมีการทำงานเพียง 3 ขั้น คอร์นี้อิมพลีเมนต์ชุดคำสั่ง RV32I พร้อมส่วนเสริมอีกชุดหนึ่ง เช่น ชุดคำสั่งคูณหารเลขจำนวนเต็ม, คำสั่งหน่วยความจำแบบ atomic, ชุดคำสั่งสำหรับการบีบอัดข้อมูล, ชุดคำสั่ง bit manipulation กระบวนการออกแบบใช้เวลาหลัง fork code จาก Hazard5 เพียงไม่ถึงสัปดาห์
หลังจาก บริษัท DeepComputing จากฮ่องกงเปิดตัวโน้ตบุ๊ก DC-Roma RISC-V Laptop II a ตอนนี้ทาง Framework ผู้ผลิตโน้ตบุ๊กที่เน้นความสามารถในการซ่อมแซมได้ง่ายก็ออกมาประกาศว่าจะมีเมนบอร์ด RISC-V สำหรับโน้ตบุ๊ก Framework 13 ของบริษัทด้วย
เมนบอร์ดนี้พัฒนาโดย DeepComputing เช่นกัน และจะเปิดเผยหน้าตาในงาน RISC-V Summit Europe สัปดาห์หน้า โดยผู้ซื้อสามารถซื้อเมนบอร์ดไปใส่ตัวถัง Framework 13 ที่มีอยู่เดิม หรือจะซื้อเคส Cooler Master Mainboard Case ที่เคสออกมาก่อนหน้านี้เพื่อแปลงเมนบอร์ดโน้ตบุ๊กเดิมให้กลายเป็นมินิพีซีก็ได้
บริษัท DeepComputing จากฮ่องกง เปิดตัวโน้ตบุ๊กพลังซีพียู RISC-V โดยใช้ชื่อรุ่นว่า DC-Roma RISC-V Laptop IIที่ติดตั้ง Ubuntu 23.10 เวอร์ชันคัสตอมมาให้ตั้งแต่โรงงาน
DC-Roma RISC-V Laptop II ใช้ซีพียู RISC-V แบบแปดคอร์ SoC K1 จากบริษัทจีน SpacemiT, มีชิป NPU AI Fusion Computing Engine สมรรถนะ 2TOPS, แรม 8/16GB, สตอเรจสูงสุด 1TB, หน้าจอ 14" FHD, น้ำหนัก 1.36 กิโลกรัม ที่พิเศษกว่าโน้ตบุ๊กทั่วไปคือมีพอร์ต Development Interface แบบ 8-Pin สำหรับเชื่อมต่อเครื่องมือคอมไพเลอร์ภายนอก
Alpine Linux ดิสโทรขนาดเล็กยอดนิยมสำหรับ Docker ออกเวอร์ชั่น 3.20 อัพเดตซอฟต์แวร์สำคัญ แต่จุดเปลี่ยนใหญ่คือการรองรับ RISC-V 64 บิตเป็นทางการครั้งแรก
ผู้ใช้ชิป RISC-V นั้นใช้งาน Alpine ได้อยู่ก่อนแล้วเพราะมีหลายโครงการนำซอร์สโค้ดไป build กันเอง แต่การรองรับจากโครงการต้นน้ำก็ทำให้อุ่นใจได้ว่าต่อจากนี้จะได้รับอัพเดตต่อเนื่อง
นอกจากการรองรับแพลตฟอร์มใหม่แล้ว Alpine 3.20 ยังอัพเดตรันไทม์และคอมไพล์เลอร์ภาษาต่างๆ เป็นรุ่นใหม่ เช่น Node.js 20.10, LLVM 18, Python 3.12, Go 1.22 เป็นต้น
ที่มา - Alpine Linux
- Read more about Alpine Linux รองรับ RISC-V 64 เป็นทางการ
- 4 comments
- Log in or register to post comments
Meta เปิดตัวชิปเร่งการประมวลผล AI รุ่นใหม่ ที่เป็นรุ่นถัดจาก MTIA v1 (Meta Training and Inference Accelerator) ที่ เปิดตัว เมื่อปีที่แล้ว ซึ่งเรียกชื่อว่า MTIA รุ่นถัดไป (Next Gen) โดยยังโฟกัส ที่การปรับแต่งสำหรับใช้งานในโมเดล AI แนะนำเนื้อหาบนแพลตฟอร์ม
MTIA Next Gen เพิ่มสเป็กให้แรงขึ้น โดยเป็นชิปคัสตอมเทคโนโลยีการผลิต 5nm TSMC, สัญญาณนาฬิกา 1.35GHz, สมรรถนะสูงสุด 708 TOPS (INT8 แบบ sparse) หรือ 354 TOPS (FP16/BF16 แบบ sparse) อัตราใช้พลังงานเพิ่มเป็น TDP 90W การออกแบบยังใช้หน่วยประมวลผลย่อย PE 64 ตัว เรียงแบบ 8x8 เหมือนเดิม เพิ่ม SRAM เป็น 384KB ต่อตัว แบนด์วิทหน่วยความจำเพิ่มเป็น 1TB/s ต่อตัว
Scaleway บริษัทคลาวด์ฝรั่งเศสประกันนำชิป T-HEAD TH1520 SoC ที่อยู่ในกลุ่ม Alibaba มาให้บริการคลาวด์ ทำให้ได้เซิร์ฟเวอร์ที่ราคาค่อนข้างประหยัดเมื่อเทียบกับขนาดแรมที่ได้รับ 16GB
ตอนนี้เซิร์ฟเวอร์แบบ EM-RV1 มีขนาดเดียวคือ ซีพียู 4 คอร์ 1.85GHz แรม 16GB สตอเรจ 128GB เน็ตเวิร์ค 100Mbps ราคาอยู่ที่ 0.042 ยูโรต่อชั่วโมง หรือประมาณเดือนละ 16 ยูโร เทียบกับเครื่อง x86 ที่มี 4 คอร์และแรม 16GB มักจะเกิน 60 ยูโรต่อเดือน ทาง Scaleway ออกแบบตัวเซิร์ฟเวอร์เองทำให้ตู้ขนาด 52U ใส่เครื่อง EM-RV1 ได้ 672 เครื่อง และแต่ละเครื่องกินพลังงานสูงสุด 1.9 วัตต์ต่อคอร์
เปิดให้ใช้งานแล้วในศูนย์ข้อมูลปารีส รองรับระบบปฎิบัติการ Debian, Ubuntu, และ Alpine
- Read more about Scaleway นำชิป RISC-V ของ Alibaba มาให้บริการคลาวด์
- 2 comments
- Log in or register to post comments
Vlad Tomoiagă นักเรียนวิศวกรรมไฟฟ้าจากโรมาเนีย พอร์ตเคอร์เนลลินุกซ์ลงไปยังชิป CH32V003 ไมโครคอนโทรลเลอร์สถาปัตยกรรม RISC-V ที่มีจุดเด่นคือราคาถูกมากๆ ราคาต่อชิปอยู่ที่ประมาณ 4 บาทเท่านั้น หรือหากซื้อบอร์ดพัฒนาสำเร็จรูปก็ยังมีราคาไม่ถึงร้อยบาท
แม้จะพอร์ตลินุกซ์สำเร็จ แต่ชิป CH32V003 นั้นมีแรมเพียง 2KB ไม่สามารถบูตลินุกซ์ขึ้นได้ ต้องใช้ชิป PSRAM ที่เป็นแรมผ่านพอร์ต SPI ขนาด 8MB เพื่อให้มีแรมเพียงพอ และยังต้องจำลอง memory management unit (MMU) ขึ้นมาด้วย โครงการ mini-rv32ima ที่พอร์ตลินุกซ์ลงชิป RISC-V ตัวอืนๆ ที่ใช้สถาปัตยกรรม RV32 เหมือนกันมาหลายตัว
โครงการ Android ประกาศรับโค้ดสำหรับ RISC-V มาตั้งแต่ปี 2022 และ เริ่มใช้งานได้ใน AOSP เมื่อต้นปีที่ผ่านมา ตอนนี้ทางโครงการก็ออกมาประกาศความคืบหน้า โดยระบุว่าแพตช์สำหรับ RISC-V นั้นเริ่มนิ่งแล้ว
ประเด็นหนึ่งที่ตกผลึกแล้วคือชุดคำสั่งที่จะรองรับในแอนดรอยด์ เนื่องจาก RISC-V นั้นมีชุดคำสั่งส่วนขยายเยอะมากจึงต้องตีวงไว้ก่อนว่าจะรองรับชุดคำสั่งใดบ้าง ชุดที่เลือกแล้วคือ rva22, vector, และ vector crypto
แม้ตัวแอนดรอยด์จะรันได้ แต่กระบวนการออปติไมซ์ยังไม่เสร็จ เช่น การพอร์ต Android Runtime (ART) ก็ยังอยู่ระหว่างการพัฒนา คาดว่าภายในปลายปีนี้ NDK ABI จะนิ่ง และอีมูเลเตอร์ก็น่าจะปล่อยให้คนทั่วไปทดสอบได้ภายในปี 2024
Qualcomm ประกาศจับมือกับกูเกิลทำชิป Snapdragon Wear สำหรับอุปกรณ์สวมใส่ ด้วยสถาปัตยกรรม RISC-V เพิ่มเติมจากเดิมที่เป็น Arm
ความร่วมมือนี้จะทำให้เราเห็นนาฬิกาอัจฉริยะที่ใช้ชิป RISC-V รันระบบปฏิบัติการ Wear OS ของกูเกิล แต่ตอนนี้ยังไม่มีรายละเอียดของชิปตัวนี้ออกมา
กูเกิลมีความร่วมมือกับ Qualcomm อยู่ก่อนแล้ว โดยนาฬิกา Pixel Watch 2 รุ่นใหม่ที่เพิ่งเปิดตัวใช้ชิป Snapdragon SW5100 (Pixel Watch รุ่นแรกใช้ Samsung Exynos) ส่วน ระบบปฏิบัติการ Android AOSP ประกาศรองรับ RISC-V มาตั้งแต่ต้นปี 2023 แต่ยังไม่ครบถ้วนทุกชิ้นส่วน สถานะล่าสุดดูได้จาก GitHub Android/riscv64
SiFive บริษัทผู้ออกแบบชิป RISC-V เจ้าดัง เปิดตัวซีพียูใหม่สองรุ่นคือ Performance P870 และ Intelligence X390
SiFive Performance P870เป็นซีพียูระดับเรือธงรุ่นท็อปสุดของ SiFive ซึ่งเป็นการอัพเกรดใหญ่จาก P650 ของปี 2021 และ P670 ของปี 2022 โดยประสิทธิภาพสูงสุด (peak performance) แบบเธร็ดเดียวเพิ่มจากรุ่นก่อนถึง 50%
กลุ่มสส./สว. สหรัฐฯ จากทั้งพรรครีพับลิคกันและเดโมแครตเสนอให้ประธานาธิบดีโจ ไบเดน เพิ่มมาตรการแบนการส่งออกเทคโนโลยีชิปให้รวมไปถึงเทคโนโลยีโอเพนซอร์สอย่าง RISC-V ด้วย เนื่องจากพบว่าจีนอาศัยช่องทางนี้ในการหลบเลี่ยงมาตรการแบนการส่งออกเทคโนโลยีของสหรัฐฯ
กลุ่มสส./สว. ที่แสดงท่าทีครั้งนี้ เช่น สว. Marco Rubio รีพับลิคกัน, สว. Mark Warner เดโมแครต, สส. Mike Gallagher รีพับลิคกัน
ซัมซุงประกาศทิศทางของระบบปฏิบัติการ Tizen ของตัวเองหลัง เปิดตัวมาครบ 10 ปี โดยใช้คำว่า Tizen Reboot วางรากฐานของ Tizen เพื่ออนาคตในอีก 10 ปีข้างหน้า
แนวทางของ Tizen ในอดีตเริ่มต้นจากสมาร์ททีวี ภายหลังขยายมายังเครื่องใช้ไฟฟ้าอื่นที่มีหน้าจอ (เช่น จอมอนิเตอร์ , ป้ายดิจิทัล, ตู้เย็น)
บริษัทด้านเซมิคอนดักเตอร์ชั้นนำ 5 ราย ได้แก่ Bosch, Infineon, Nordic Semiconductor, NXPSemiconductors, Qualcomm ประกาศร่วมทุน (joint venture) ตั้งบริษัทใหม่ในเยอรมนี เพื่อพัฒนาการใช้งานซีพียูสถาปัตยกรรม RISC-V ให้กว้างขวางขึ้น
บริษัทใหม่แห่งนี้ยังไม่มีชื่อ และไม่ได้บอกสัดส่วนหุ้นว่ารายไหนถือหุ้นเท่าไร บอกแค่ว่าจะเน้นซีพียู RISC-V สำหรับอุตสาหกรรมรถยนต์ก่อน แต่ระยะยาวจะขยายไปยังอุปกรณ์พกพาและ IoT ด้วย
โครงการ Debian ประกาศรองรับซีพียูสถาปัตยกรรม RISC-V อย่างเป็นทางการ (riscv64 is now an official Debian architecture) หลังจากมีให้ใช้งานแบบพอร์ต ( Debian port ) มาระยะหนึ่งแล้ว
ประกาศนี้มาไม่ทัน Debian 12 Bookworm ที่ออกเมื่อเดือนที่แล้ว ดังนั้นเราจะได้ใช้ RISC-V ใน Debian stable เวอร์ชันหน้าคือ Debian 13 Trixie ที่จะออกในปี 2025 แต่ถ้าใครรีบด่วนก็สามารถ ทดลองใช้จาก Debian Sid ก่อนได้
Milk-V ผู้ผลิตคอมพิวเตอร์ที่ใช้ชิปในกลุ่ม RISC-V เริ่มวางตลาดบอร์ด Milk-V Duo บอร์ดลินุกซ์ขนาดเล็กรูปแบบคล้ายกับ Raspberry Pi Zero แต่ภายในเป็นชิป CVITEK CV1800B ภายในเป็นซีพียู RISC-V สองคอร์ และแรม 64MB
ตัวบอร์ดมีพอร์ต USB Type-C หนึ่งช่อง, microSD, MIPI 2-lane สำหรับต่อกล้อง, GPIO 21 ขา ตัวซีพียูมีวงจรเร่งความเร็วการประมวลผลภาพสำหรับใช้งานกับ OpenCV สามารถต่อแลนได้หากเพิ่มชิป PHY ภายนอก
ตอนนี้จำหน่ายเฉพาะในจีนราคา 35 หยวน หรือประมาณ 170 บาท ทาง Milk-V ระบุว่าเตรียมจะขายนอกจีนทาง Aliexpress ในอนาคต
ที่มา - Milk-V
Meta เปิดตัวชิปเร่งการประมวลผล AI รุ่นแรกของบริษัท ใช้ชื่อว่า MTIA v1ย่อมาจาก Meta Training and Inference Accelerator
Meta ให้เหตุผลว่างานประมวลผล AI ของบริษัทในปัจจุบัน โดยเฉพาะงานกลุ่ม recommendation ในบริการโซเชียลต่างๆ ไม่ได้เหมาะกับ GPU มากนัก จึงออกแบบชิป ASIC ขึ้นมาใหม่ให้สอดคล้องกับโมเดล recommendation ของบริษัทเอง และเน้นการปรับแต่งมาเพื่อ PyTorch ซึ่งเป็นไลบรารีประมวลผล AI ที่เกิดจาก Meta ด้วย
Lars Bergstrom ผู้อำนวยการฝ่ายวิศวกรรมของกูเกิลบรรยายในงาน RISC-V Summit ปีที่ผ่านมาว่าโครงการ Android ส่วนโอเพนซอร์สหรือ AOSP นั้นเริ่มรองรับสถาปัตยกรรม RISC-V แล้วบางส่วนตั้งแต่เดือนกันยายน 2022 ที่ผ่านมา และน่าจะรองรับได้เกือบครบถ้วนภายในต้นปีนี้
ตัวโครงการ AOSP ตอนนี้คอมไพล์โค้ดรายวันโดยจะคอมไพล์ออกมารองรับสถาปัตยกรรม RISC-V ด้วย แต่จำกัดเฉพาะชุดคำสั่งแบบ 64 บิตเท่านั้น ทาง AOSP ไม่มีแผนจะรับแพตช์ RISC-V แบบ 32 บิตเข้าโครงการ สิ่งที่ยังขาดก้อนใหญ่คือ Android Emulator สำหรับชุดคำสั่ง RISC-V ที่คาดว่าจะใช้งานได้ในเดือนมกราคม 2023 และน่าจะพอร์ตรันไทม์ ART มาด้วยภายในไตรมาสแรก
Tencent บริษัทเทคโนโลยีจีนรายใหญ่ประกาศเข้าสมาชิกระดับพรีเมียร์ของ RISC-V International ผู้ออกมาตรฐานชุดคำสั่งสำหรับซีพียูแบบโอเพนซอร์ส ทำให้ตอนนี้องค์กรสมาชิกระดับเดียวกันกลายเป็นองค์กรจากจีนแล้ว 13 องค์กรจาก 25 องค์กร บริษัทเทคโนโลยีชั้นนำของจีนล้วนเป็นสมาชิกระดับนี้ เช่น Huawei, Alibaba Cloud, ZTE
ค่าสมาชิกระดับพรีเมียร์อยู่ที่ปีละ 250,000 ดอลลาร์ต่อปี บริษัทจะได้ที่นั่งในบอร์ดและกรรมการควบคุมด้านเทคนิค (technical steering committee) แต่ตอนนี้บนเว็บไซต์ RISC-V ยังไม่มีชื่อบอร์ดจาก Tencent แต่อย่างใด
อินเทลประกาศลงทุนในบริษัทด้านเซมิคอนดักเตอร์ 3 บริษัท เป็นชุดแรกในการลงทุนพันล้านดอลลาร์เพื่อการพัฒนาอุตสาหกรรมชิปที่ประกาศไว้ตั้งแต่ต้นปีที่ผ่านมา โดยบริษัทหนึ่งในสามบริษัทคือ SiFive ผู้พัฒนาซีพียูสถาปัตยกรรม RISC-V
นอกจาก SiFive แล้ว อินเทลยังลงทุนในบริษัท Astera ผู้พัฒนาระบบเชื่อมต่อข้อมูลเข้ากับหน่วยความจำ ทำให้เร่งความเร็วงานบางประเภทเช่นงานปัญญาประดิษฐ์ และบริษัท Movellus ผู้พัฒนาระบบกระจายสัญญาณนาฬิกาในชิป ทำให้ชิปโดยรวมมีประสิทธิภาพดีขึ้น และประหยัดพลังงานลง
- Read more about อินเทลประกาศลงทุนใน SiFive ผู้พัฒนาซีพียู RISC-V
- 8 comments
- Log in or register to post comments
SiFive บริษัทผู้ผลิตซีพียู RISC-V ชื่อดัง เปิดเผยว่าซีพียูของตัวเองรุ่น SiFive Intelligence X280 ถูกนำไปใช้ในศูนย์ข้อมูลของกูเกิล เพื่อช่วยเร่งการประมวลผล AI/ML แล้ว
สิ่งที่กูเกิลทำคือนำ X280 ไปรันคู่กับ หน่วยประมวลผล Tensor Processing Unit (TPU) ของตัวเอง เพื่อแบ่งเบาภาระงานบางอย่างออกจากหน่วยประมวลผลหลัก
ซีพียู SiFive X280 มีส่วนขยายชุดคำสั่งแบบเวกเตอร์ และรองรับการรวมรีจิสเตอร์เวกเตอร์เข้าด้วยกัน (รีจิสเตอร์ 512-bit x 32 ตัว) เพื่อให้ได้เวกเตอร์ยาวขึ้น (สูงสุดเป็น 4096 บิต) รวมถึงมีชุดคำสั่งคัสตอมสำหรับงาน AI/ML โดยเฉพาะด้วย จึงช่วยให้งานประมวลผล AI/ML มีประสิทธิภาพดีขึ้น
Oracle ออก Java 19 ตามรอบการออกทุก 6 เดือน โดย Java 19 เป็น รุ่นซัพพอร์ตระยะสั้นแบบเดียวกับ Java 18 ต่างจาก Java 17 ที่เป็น LTS ซัพพอร์ตยาว 8 ปี
ของใหม่ใน Java 19 มีด้วยกัน 7 อย่าง (นับตามข้อเสนอ JDK Enhancement Proposals - JEP) แบ่งเป็น 4 หมวดดังนี้
- Read more about Java 19 ออกแล้ว เริ่มรองรับสถาปัตยกรรม RISC-V แล้ว
- 1 comment
- Log in or register to post comments
NASA ประกาศเลือกชิป RISC-V จาก Microchip สำหรับโครงการ High Performance Spaceflight Computing (HPSC) คอมพิวเตอร์สำหรับภารกิจในอวกาศรุ่นต่อไป โดยเตรียมใช้คอร์ซีพียูเป็น SiFive X280 เป็นคอร์หลัก ส่วนตัวซีพียูจะออกแบบโดย Microchip
โครงการ HPSC เคยให้ Boeing ออกแบบคอมพิวเตอร์แบบเดียวกัน โดยใช้สถาปัตยกรรม Arm มาตั้งแต่ปี 2017 ในตอนนั้น Boeing เลือกใช้คอร์ Arm Cortex-A53 เป็นแกนหลัก
RISC-V International หน่วยงานที่ดูแลมาตรฐานซีพียู RISC-V เผยแพร่ข่าวโครงการโน้ตบุ๊ก RISC-V รุ่นแรกของโลก ที่พัฒนาโดยกลุ่มบริษัทจากจีน
โน้ตบุ๊กตัวนี้ชื่อว่า ROMA เป็นโครงการร่วมของบริษัทจีนหลายแห่ง นำโดยบริษัทซอฟต์แวร์จีน Xcalibyte ร่วมกับบริษัทวิศวกรรมในเครือชื่อ DeepComputing
สเปกของมันใช้ซีพียู RISC-V แบบควอดคอร์ที่ยังไม่ระบุรุ่น (ชิปยังไม่เปิดตัว) มีหน่วยเก็บข้อมูลความปลอดภัย (secure enclave), จีพียูไม่ระบุรุ่น, แรมสูงสุด 16GB, สตอเรจสูงสุด 256GB, ส่วนระบบปฏิบัติการบอกว่ารองรับลินุกซ์หลายดิสโทร
นอกจากจุดขายเรื่อง RISC-V แล้ว โน้ตบุ๊ก ROMA ยังเกาะกระแสวงการ Web3, NFT โดยรองรับวอลเล็ต MetaMask ด้วย